中文名: Altera QUARTUS II FPGA设计
英文名: Altera QUARTUS II v7.0
资源格式: 光盘镜像
发行时间: 2007年
地区: 美国
简介:
转自TLF
未通过安全和安装测试,使用后果自负与本论坛无关
软件版权归原作者及原软件公司所有,如果你喜欢,请购买正版软件语言:英语
网址:http://www.altera.com/products/software/products/quartus2/qts-index.html
类别:FPGA设计
(from http://www.altera.com.cn/products/software...new.jsp)
Quartus II 软件7.0支持低成本、低功耗Cyclone III 器件系列,依然在性能和效能上首屈一指。和竞争低成本器件相比,Quartus II 软件7.0在性能上平均高出三个速率等级;和前一代低成本FPGA相比,功耗低50%。而且,7.0版支持经过改进的PowerPlay功耗分析和优化技术,扩展了TimeQuest时序分析器功能。
Cyclone III FPGA支持
Quartus II 软件现在支持业界密度最高、成本最低的 FPGA Cyclone III 器件系列。支持下面的Cyclone III FPGA:
●EP3C10、EP3C16、EP3C25、EP3C40、EP3C55、EP3C80、EP3C120
Quartus II 为Cyclone III FPGA提供完整的设计流程支持,包括:
●TimeQuest 时序分析器迅速简捷地实现时序逼近
●渐进式编译帮助您尽快完成设计
●PowerPlay 功耗分析和优化工具降低功耗
●SOPC Builder 和 DSP Builder 进行
系统级设计
增强的PowerPlay功耗分析和优化技术
●PowerPlay功耗分析和优化技术提供对Stratix III 可编程功耗技术的支持。Quartus II 软件自动对高性能通路进行布线,然后将性能不关键的通路设置为低功耗。此外,Quartus II 软件自动将没有使用的逻辑进行关断。采用Quartus II 软件和Stratix III 可编程逻辑技术,结果大大降低了总功耗。
TimeQuest时序分析器
●TimeQuest 时序分析器,这一使用方便的 ASIC 功能时序分析工具能够自然地支持SDC,包括Stratix III FPGA扩展支持。它包括以下增强功能:
-进一步提高了65nm器件的性能(更精确的时序模型)
-更短的编译时间
-采用新的SDC编辑器,轻松地建立约束。
-数据表产生器,简化了系统设计。
-迅速移植为HardCopy II 结构化ASIC
-支持
其他格式的 SDC
《Altera QUARTUS II FPGA设计》(Altera QUARTUS II v7.0)[Bin]评论